以 FPGAi 打造更高效的运用无线处置妄想
FPGAi 作为 Altera 面向 FPGA 架构的 AI 原生措施,可是道估,
该妄想可能将更新频率以及信令负责飞腾高达 99.9%,量功同时坚持CSI 的运用无损保真度;
原始与重构信道矩阵相关性高达 0.9999 以上;
基于FPGA AI 套件、以 AI 替换传统家养调优的道估开辟式措施。同时确保原始 CSI 数据与重构后的量功数据之间坚持0.9999 以上的相关性。这无疑给上行链路容量带来了不断的压力。新妄想接管基于神经收集的自动编码器,可能以更高的精确性实现 CSI 缩短以及重构。OpenVINO 及QuartusPrime实现技术落地;
接管基于 MATLAB的信号处置妄想;
适宜 3GPP 5G Rel-17 尺度,
在今世 5G收集中,
这一处置妄想清晰揭示了若何借助高能效的 FPGA 逻辑妄想,
为应答这一挑战,Altera正依靠Agilex SoC FPGA,更高效的倾向不断演进。CSI 缩短仅是其普遍运用中的一个典型案例。
面向下一代 RAN 的高效缩短处置妄想
在高挪移性场景中,
针对于这一下场,CSI 个别需要每一个传输光阴距离更新一次,快捷且精确的信道形态信息 (CSI)更新是保障衔接品质、
FPGAi 还将驱动 RAN 零星向着更智能、
并可适配新兴的 6G 框架。技术走光
信令开销飞腾高达 99.9%,还能释放频谱资源供用户数据运用,随着收集密度的不断提升以及流量规模的快捷激增,此举不光要助于削减信令数目,导致上行带宽的运用率泛起瓶颈。开拓职员可能将先进的 AI 功能深度集成至无线信号链,进而周全提升部份收集功能。